詳細情報 |
|||
Mfr: | テキサス・インスツルメント | シリーズ: | TMS320C55x |
---|---|---|---|
パッケージ: | 皿 | プロダクト状態: | 活動的 |
タイプ: | 固定小数点 | インターフェイス: | ホスト インターフェイス、私² C、McBSP、UART |
不揮発性メモリ: | 300MHz | Mfr テキサス・インスツルメント シリーズ TMS320C55xのパッケージ 皿プロダクト状態 活動的なタイプ 固定小数点Interfac: | ROM (32kB) |
製品の説明
TMS320VC5501PGF300すくいICのソケットIC Fxd-Pnt Dsp 176-Lqfp 600のMipsの
IC FXD-PNT DSP 176-LQFP 600のMIPSの
TMS320VC5501PGF300の指定
タイプ | 記述 |
部門 | 集積回路(IC) |
埋め込まれる | |
DSP (ディジタル信号プロセッサ) | |
Mfr | テキサス・インスツルメント |
シリーズ | TMS320C55x |
パッケージ | 皿 |
プロダクト状態 | 活動的 |
タイプ | 固定小数点 |
インターフェイス | ホスト インターフェイス、私² C、McBSP、UART |
クロック レート | 300MHz |
不揮発性メモリ | ROM (32kB) |
オン破片のRAM | 48kB |
電圧-入力/出力 | 3.30V |
電圧-中心 | 1.26V |
実用温度 | -40°C | 85°C (TC) |
タイプの取付け | 表面の台紙 |
パッケージ/場合 | 176-LQFP |
製造者装置パッケージ | 176-LQFP (24x24) |
基礎プロダクト数 | TMS320 |
TMS320VC5501PGF300の特徴
•高性能、ローパワーの、固定小数点TMS320C55xののディジタル信号プロセッサ(DSP)
300 MHzクロック レートのための− 3.33 nsの命令サイクルの時間
−の16kバイトの指示の隠し場所(私隠し場所)
周期ごとに実行される− 1/2つの指示
−は乗数二倍になる[600まで,000,000は毎秒に増加集まる(MMACS)]
− 2算術/論理の単位(ALUs)
− 1プログラム バスは、3内部データ/オペランド バスを読み、2つの内部データ/オペランドはバスを書く
•指示の隠し場所(16Kバイト)
•16K Xの4K ×の16ビットの二重アクセスのRAM (DARAM)の4つのブロックで(32Kバイト)構成される16ビットのオン破片のRAM
•16K ×の16ビットの1待ち時間州のオン破片ROM (32Kバイト)
•8Mの×の16ビットの最高のアドレス指定可能で外的なメモリ・スペース
•一般目的入出力(GPIO)機能の外的な記憶インターフェイス(EMIF)を支える32ビット外的な平行バス記憶およびGluelessはにインターフェイスする:
−の非同期静的なRAM (SRAM)
−非同期EPROM
−の同期ドラム(SDRAM)
−の同期破烈させたRAM (SBRAM)
•模範化は/跡の機能を救う最後の16プログラム・カウンター(PC)の不連続および最後のPCの価値32デバッグする
•6つの装置機能範囲のプログラム可能なローパワー制御
•オン破片ペリフェラル
− 6チャネルのダイレクト・メモリ・アクセス(DMA)のコントローラー
− 2の多重チャンネルの緩衝されたシリアル ポート(McBSPs)
−のプログラム可能なアナログのPhase-Lockedループ(APLL)クロック発振器
−一般目的入力/出力(GPIO)ピンおよび熱心な出力Pin (XF)
−の8ビット平行ホスト港インターフェイス(HPI)
− 4のタイマー
− 2の64ビットの一般目的のタイマー
−の64ビットのプログラム可能なウォッチドッグ タイマー
− 64ビットDSP/BIOSののカウンター
−相互統合された回路(I2C)インターフェイス
−の汎用非同期送受信器(UART)
•オン破片のスキャン ベースの模範化の論理
•IEEE Std 1149.1の† (JTAG)の境界スキャン論理
•パッケージ:
− 176ターミナルLQFP (控えめなクォードFlatpack) (PGFの接尾辞)
− 201ターミナルMicroStar BGAの(球の格子配列) (GZZおよびZZZの接尾辞)
•3.3-V入力/出力の供給電圧
•1.26-V中心の供給電圧
TMS320VC5501PGF300の適用
TMS320VC5501 (5501の)固定小数点ディジタル信号プロセッサ(DSP)はTMS320C55xのDSPの世代別CPUプロセッサの中心に基づいている。C55xのDSPの建築は高められた平行によって高性能および低い電力および電力損失の減少の総焦点を達成する。CPUは1台のプログラム バスで構成される内部バス構造を、3データ読んだバスを支える、2データはバスおよびペリフェラルおよびDMAの活動に専用されている付加的なバスを書く。これらのバスは3までデータを行う機能を読む提供し、2データは単一周期に書く。並行して、DMAコントローラーはCPUの活動のデータ転送の独立者を行うことができる。
TMS320VC5501PGF300の環境及び輸出分類
属性 | 記述 |
RoHSの状態 | 迎合的なROHS3 |
湿気感受性のレベル(MSL) | 4 (72時間) |
範囲の状態 | 変化しないに達しなさい |
ECCN | 3A991A2 |
HTSUS | 8542.31.0001 |
この製品の詳細を知りたい