詳細情報 |
|||
Mfr: | テキサス・インスツルメント | シリーズ: | Sitara™ |
---|---|---|---|
パッケージ: | 皿 | プロダクト状態: | 活動的 |
中心プロセッサ: | ARM® Cortex®-A8 | 中心/バス幅の数: | 32ビット1つの中心 |
速度: | 1.0GHz | 共同Processors/DSP: | マルチメディア; NEON™ SIMD |
製品の説明
AM3352BZCZA100無線RfモジュールIC MPU Sitara 1.0ghz 324nfbga
ARM® Cortex®-A8マイクロプロセッサIC Sitara™ 1つの中心、32ビット1.0GHz 324-NFBGA (15x15)
AM3352BZCZA100の指定
タイプ | 記述 |
部門 | 集積回路(IC) |
埋め込まれる | |
マイクロプロセッサ | |
Mfr | テキサス・インスツルメント |
シリーズ | Sitara™ |
パッケージ | 皿 |
プロダクト状態 | 活動的 |
中心プロセッサ | ARM® Cortex®-A8 |
中心/バス幅の数 | 32ビット1つの中心 |
速度 | 1.0GHz |
共同Processors/DSP | マルチメディア;NEON™ SIMD |
RAMのコントローラー | LPDDR、DDR2、DDR3、DDR3L |
グラフィック加速 | はい |
表示及びインターフェイス コントローラー | LCDのタッチスクリーン |
イーサネット | 10/100/1000Mbps (2) |
SATA | - |
USB | USB 2.0 + PHY (2) |
電圧-入力/出力 | 1.8V、3.3V |
実用温度 | -40°C | 105°C (TJ) |
セキュリティ機能 | 暗号解読法、乱数発電機 |
タイプの取付け | 表面の台紙 |
パッケージ/場合 | 324-LFBGA |
製造者装置パッケージ | 324-NFBGA (15x15) |
追加インターフェース | 缶、私² C、McASP、McSPI、MMC/SD/SDIO、UART |
基礎プロダクト数 | AM3352 |
AM3352BZCZA100の特徴
•1 GHz Sitara™ ARM® Cortex® - A8 32‑までかまれたRISCプロセッサ
– NEON™ SIMDのコプロセッサ
– L1指示の32KBおよび単一間違いの検出(同等)を用いるデータ隠し場所の32KB
–エラー訂正コード(ECC)のL2隠し場所の256KB
–オン破片のブーツROMの176KB
–熱心なRAMの64KB
–模範化および- JTAGをデバッグするため
–割り込みコントローラ(128までの割込み要求)
•オン破片の記憶(共用L3 RAM)
–一般目的のオン破片の記憶コントローラー(OCMC)のRAMの64KB
–すべてのマスターにとって入手しやすい
–速い目覚しのための保持を支える
•外的な記憶インターフェイス(EMIF)
– mDDR (LPDDR)、DDR2、DDR3のDDR3Lのコントローラー:
– mDDR:200 MHz時計(400 MHzデータ転送速度)
– DDR2:266 MHz時計(532 MHzデータ転送速度)
– DDR3:400 MHz時計(800 MHzデータ転送速度)
– DDR3L:400 MHz時計(800 MHzデータ転送速度)
– 16ビットのデータ・バス
–総アドレス指定可能なスペースの1GB
– 1 x16か2つのx8メモリ素子、記憶装置構成を支える
–一般目的の記憶コントローラー(GPMC)
– 7まで破片が付いている適用範囲が広い8ビットおよび16ビットの非同期記憶インターフェイスは選ぶ(否定論履積、Muxed、SRAM)
– BCHコードを4、8、か16ビットECCを支えるのに使用する
–ハミング コードを1ビットECCを支えるのに使用する
–間違いのロケータ モジュール(ニレ)
– BCHのアルゴリズムを使用して発生するシンドロームの整式からのデータ誤りの住所を見つけるのにGPMCと共に使用されて
– BCHのアルゴリズムに基づく512バイトのブロックの間違い位置ごとのサポート4、8、および16ビット
•プログラム可能なリアルタイムの単位サブシステムおよび産業通信サブシステム(PRU-ICSS)
– EtherCATのようなサポート議定書
•PROFIBUS、PROFINET、EtherNet/IP™、およびもっと
– 2つのプログラム可能な実時間単位(PRUs)
– 200のMHzで動くことができる32ビット負荷/店RISCプロセッサ
–単一間違いの検出(同等)を用いる指示のRAMの8KB
–単一間違いの検出(同等)を用いるデータRAMの8KB
– 64ビット蓄積装置との単一周期の32ビット乗数
–高められたGPIOモジュールは外部信号でサポートおよび平行掛け金からのShiftInを/提供する
–単一間違いの検出(同等)を用いる共用RAMの12KB
–各PRUによって入手しやすい3つの120バイトのレジスタ・バンク
–処理のシステム入力のでき事のための割り込みコントローラ(INTC)
– PRU-ICSSの中の資源に内部および外的なマスターを接続するためのローカル結合バス
– PRU-ICSSの中のペリフェラル:
–フロー制御 ピン、サポート12までMbpsが付いている1つのUARTの港
– 1つの高められた捕獲(eCAP)モジュール
–産業イーサネットを支えるEtherCATのような2つのMIIイーサネット ポート、
– 1つのMDIOの港
•力、調整および時計管理(PRCM)モジュール
–予備および深睡眠モードの出入り口を制御する
–、配列する、睡眠目覚し配列配列する、力の範囲スイッチおよび力の範囲のSwitch-On配列に責任がある
–時計
–統合された15 -さまざまなシステムおよび周辺時計のための参照クロックを発生させるのに使用される35 MHz高周波発振器への…
–個々の時計を減らされたパワー消費量を促進することを可能にし、不具にするサブシステムおよびペリフェラルのための制御が支える
–システム クロック(MPUサブシステム、DDRインターフェイス、USBおよびペリフェラル[MMCおよびSD、UART、SPI、I 2C]、L3、L4のイーサネット、GFX [SGX530]、LCDピクセル時計)発生させる5 ADPLLs
AM3352BZCZA100の適用
•賭博ペリフェラル
•家および産業オートメーション
•消費者医学の電気器具
•プリンター
•スマートな通行料システム
•接続された自動販売機
•天秤ばかり
•教育コンソール
•高度のおもちゃ
AM3352BZCZA100の環境及び輸出分類
属性 | 記述 |
RoHSの状態 | 迎合的なROHS3 |
湿気感受性のレベル(MSL) | 3 (168時間) |
範囲の状態 | 変化しないに達しなさい |
ECCN | 5A992C |
HTSUS | 8542.31.0001 |
この製品の詳細を知りたい